order_bg

produse

Logic & Flip Flops-SN74LVC74APWR

scurta descriere:

Dispozitivele SNx4LVC74A integrează două flip-flops de tip D declanșate cu margine pozitivă într-un singur convenabil
dispozitiv.
SN54LVC74A este proiectat pentru funcționare VCC de 2,7 V până la 3,6 V, iar SN74LVC74A este proiectat pentru
Funcționare VCC de la 1,65 V până la 3,6 V.Un nivel scăzut la intrările presetate (PRE) sau clear (CLR) setează sau resetează ieșirile, indiferent de nivelurile celorlalte intrări.Când PRE și CLR sunt inactive (înalte), datele de la intrarea de date (D) care îndeplinesc cerințele de timp de setare sunt transferate la ieșirile pe frontul pozitiv al impulsului de ceas.Declanșarea ceasului are loc la un nivel de tensiune și nu este direct legată de timpul de creștere a impulsului de ceas.După intervalul de timp de reținere, datele de la intrarea D pot fi modificate fără a afecta nivelurile de la ieșiri.I/O-urile de date și intrările de control sunt tolerante la supratensiune.Această caracteristică permite utilizarea acestor dispozitive pentru translație în jos într-un mediu de tensiune mixtă.


Detaliile produsului

Etichete de produs

Atributele produsului

TIP DESCRIERE
Categorie Circuite integrate (CI)

Logică

Papuci flip-flop

Mfr Texas Instruments
Serie 74LVC
Pachet Bandă și bobină (TR)

Bandă tăiată (CT)

Digi-Reel®

Stare produs Activ
Funcţie Setați (Presetați) și Resetați
Tip D-Type
Tip ieșire Complementar
Numărul de elemente 2
Numărul de biți pe element 1
Frecvența ceasului 150 MHz
Întârziere maximă de propagare @ V, CL max 5,2 ns la 3,3 V, 50 pF
Tip de declanșare margine pozitivă
Curent - Ieșire High, Low 24mA, 24mA
Tensiune - Alimentare 1,65 V ~ 3,6 V
Curent - Repaus (Iq) 10 pA
Capacitate de intrare 5 pF
Temperatura de Operare -40°C ~ 125°C (TA)
Tip de montare Montaj de suprafață
Pachetul dispozitivului furnizorului 14-TSSOP
Pachet / Cutie 14-TSSOP (0,173", 4,40 mm lățime)
Numărul produsului de bază 74LVC74


Documente și media

TIP DE RESURSA LEGĂTURĂ
Foi de date SN54LVC74A, SN74LVC74A
Produs recomandat Soluții analogice

Soluții logice

Ambalaj PCN Tambur 10/Iul/2018

Rolete 19/Apr/2018

Foaie de date HTML SN54LVC74A, SN74LVC74A
Modele EDA SN74LVC74APWR de la SnapEDA

SN74LVC74APWR de la Ultra Librarian

Clasificări de mediu și export

ATRIBUT DESCRIERE
Stare RoHS Conform ROHS3
Nivelul de sensibilitate la umiditate (MSL) 1 (Nelimitat)
Stare REACH REACH neafectat
ECCN EAR99
HTSUS 8542.39.0001

Flip-flop și blocare

Flip-flopșiZăvorsunt dispozitive electronice digitale obișnuite cu două stări stabile care pot fi folosite pentru a stoca informații, iar un flip-flop sau un dispozitiv de blocare poate stoca 1 bit de informații.

Flip-Flop (abreviat ca FF), cunoscut și sub numele de poartă bistabilă, cunoscut și sub denumirea de flip-flop bistabil, este un circuit logic digital care poate funcționa în două stări.Bistabilele rămân în starea lor până când primesc un impuls de intrare, cunoscut și sub numele de declanșare.Când este primit un impuls de intrare, ieșirea flip-flop își schimbă starea conform regulilor și apoi rămâne în acea stare până când este primit un alt declanșator.

Latch-ul, sensibil la nivelul pulsului, își schimbă starea sub nivelul pulsului de ceas, latch-ul este o unitate de stocare declanșată de nivel, iar acțiunea stocării datelor depinde de valoarea nivelului semnalului de intrare, numai atunci când zăvorul este în starea de activare, ieșirea se va modifica odată cu intrarea datelor.Latch este diferit de flip-flop, nu este latching date, semnalul de la ieșire se modifică odată cu semnalul de intrare, la fel ca semnalul care trece printr-un buffer;odată ce semnalul de blocare acționează ca un blocaj, datele sunt blocate și semnalul de intrare nu funcționează.Un dispozitiv de blocare este numit și un blocaj transparent, ceea ce înseamnă că ieșirea este transparentă pentru intrare atunci când nu este blocată.

Diferența dintre zăvor și flip-flop
Latch și flip-flop sunt dispozitive de stocare binare cu funcție de memorie, care sunt unul dintre dispozitivele de bază pentru a compune diferite circuite logice de sincronizare.Diferența este: latch-ul este legat de toate semnalele sale de intrare, atunci când semnalul de intrare se modifică, latch-ul se modifică, nu există terminal de ceas;flip-flop este controlat de ceas, numai atunci când ceasul este declanșat pentru a eșantiona intrarea curentă, genera ieșirea.Desigur, deoarece atât latch-ul, cât și flip-flop-ul sunt logice de sincronizare, ieșirea nu este legată doar de intrarea curentă, ci și de ieșirea anterioară.

1. zăvorul este declanșat de nivel, nu de control sincron.DFF este declanșat de marginea ceasului și controlul sincron.

2、latch-ul este sensibil la nivelul de intrare și este afectat de întârzierea cablajului, deci este dificil să vă asigurați că ieșirea nu produce bavuri;DFF este mai puțin probabil să producă bavuri.

3, Dacă utilizați circuite de poartă pentru a construi latch și DFF, latch consumă mai puține resurse de poartă decât DFF, care este un loc superior pentru latch decât DFF.Prin urmare, integrarea utilizării latch-ului în ASIC este mai mare decât DFF, dar opusul este adevărat în FPGA, deoarece nu există o unitate de blocare standard în FPGA, dar există o unitate DFF și un LATCH are nevoie de mai mult de un LE pentru a fi realizat.zăvorul este declanșat la nivel, ceea ce este echivalent cu a avea un capăt de activare, iar după activare (la momentul nivelului de activare) este echivalent cu un fir, care se schimbă cu Ieșirea variază în funcție de ieșire.În starea non-activată este de a menține semnalul inițial, care poate fi văzut și diferența flip-flop, de fapt, de multe ori blocarea nu este un substitut pentru ff.

4, zăvorul va deveni extrem de complexă analiză de sincronizare statică.

5, în prezent, zăvorul este folosit doar în circuitul de ultimă generație, cum ar fi CPU P4 de la Intel.FPGA are o unitate de blocare, unitatea de registru poate fi configurată ca unitate de zăvor, în manualul xilinx v2p va fi configurată ca unitate de registru/blocare, atașamentul este diagrama structurii de jumătate de felie xilinx.Alte modele și producători de FPGA nu au mers să verifice.--Personal, cred că xilinx este capabil să se potrivească direct altera poate fi mai multe probleme, la câteva LE de făcut, cu toate acestea, nu dispozitivul xilinx fiecare felie poate fi astfel configurată, singura interfață DDR a altera are o unitate specială de blocare, în general numai circuitul de mare viteză va fi utilizat în proiectarea zăvorului.altera lui LE nu este o structură de blocare, și verificați sp3 și sp2e, și altele nu pentru a verifica, manualul spune că această configurație este acceptată.Expresia wangdian despre altera este corectă, ff al lui altera nu poate fi configurat să se blocheze, folosește un tabel de căutare pentru a implementa blocarea.

Regula generală de proiectare este: evitați blocarea în majoritatea modelelor.vă va permite să proiectați sincronizarea este terminată și este foarte ascunsă, non-veteranul nu poate găsi.zăvorul cel mai mare pericol este de a nu filtra bavurile.Acest lucru este extrem de periculos pentru următorul nivel al circuitului.Prin urmare, atâta timp cât puteți folosi D flip-flop place, nu folosiți zăvorul.


  • Anterior:
  • Următorul:

  • Scrie mesajul tău aici și trimite-l nouă