Serializator LVDS 2975Mbps Automotive 40-Pin WQFN EP T/R DS90UB927QSQX/NOPB
Atributele produsului
TIP | DESCRIERE |
Categorie | Circuite integrate (CI) |
Mfr | Texas Instruments |
Serie | Auto, AEC-Q100 |
Pachet | Bandă și bobină (TR) Bandă tăiată (CT) Digi-Reel® |
SPQ | 2500T&R |
Stare produs | Activ |
Funcţie | Serializator |
Rata de date | 2,975 Gbps |
IntrareTip | FPD-Link, LVDS |
Tip ieșire | FPD-Link III, LVDS |
Numărul de ieșiri | 13 |
Numărul de ieșiri | 1 |
Tensiune - Alimentare | 3V ~ 3,6V |
Temperatura de Operare | -40°C ~ 105°C (TA) |
Tip de montare | Montaj de suprafață |
Pachet / Cutie | 40-WFQFN Pad expus |
Pachetul dispozitivului furnizorului | 40-WQFN (6x6) |
Numărul produsului de bază | DS90UB927 |
1.
Analizând forma de undă i2c a sclavului, veți găsi, de asemenea, un fenomen foarte interesant, la citirea datelor registrului, slave își va emite mai întâi forma de undă pentru pre-citire, de exemplu, pentru a citi datele 0x00 ale adresei înregistrate, veți vedea pe forma de undă după ce masterul a emis adresa registrului de scriere 0x00, apoi va emite adresa slave pentru citire (R/W = (R/W = 1), un slave va emite 8 forme de undă SCL pentru pre-citire imediat după ce forma de undă este emise, iar aceste 8 ceasuri nu corespund pe partea master, masterul va fi emis mai târziu, deci slave este echivalent cu emiterea întâi.
Designul acestui loc este foarte inteligent deoarece protocolul i2c prevede că întinderea i2c poate apărea doar în al nouălea bit, adică bitul ACK.forma de undă nu este permisă să fie trasă și nu se primesc date de la slave în acest moment, deci există o problemă.
Abordarea lui TI este că, deoarece există o acțiune de scriere în față, urmată de o adresă slave de citire trimisă imediat după, este clar că adresa înregistrată care trebuie citită este cea scrisă în față, astfel încât masterul va trimite o adresă slave de citire. în tragerea ACK de 9 biți în timp ce trimite opt SCL-uri pentru citirea și scrierea registrului, apoi eliberează SCL-ul, masterul detectează eliberarea SCL după ce Master detectează că SCL-ul este eliberat și retransmite ceasul de citire a datelor, moment în care datele sunt returnate către CPU.
2.
Termeni comuni sau terminologie LVDS
1) Pereche diferențială: Se referă la transmisia semnalului LVDS folosind două drivere de ieșire pentru a conduce două linii de transmisie, una purtând semnalul și cealaltă purtând semnalul său complementar.Semnalul necesar este diferența de tensiune între cele două linii de transmisie, care transportă informațiile de semnal care urmează să fie transmise.
2) Pereche de semnal: se referă la circuitul de interfață LVDS unde ieșirea fiecărui canal de transmisie de date sau canal de transmisie a ceasului este de două semnale (ieșiri pozitive și negative)
3) Sursă: un dispozitiv care generează o colecție de text, grafică, imagini, date audio și video.
4) Receiver (Sink): dispozitivul care procesează și afișează datele.
5) FPD-LINK: Flat Panel Display Link, o specificație de interfață video digitală de mare viteză bazată pe standardul LVDS creat de National Semiconductor în 1996 (achiziționat de Texas Instruments TI în 2011) pentru a sprijini transferul de date de la controlerul grafic la LCD panou.
6) GMSL: Gigabit Multimedia Serial Link, formatul de protocol de transmisie a semnalului LVDS dezvoltat de Maxim pe baza standardului LVDS.
7) Canal direct: un canal de transmisie de date de mare viteză de la serializator la deserializator.
8) Backchannel: Denumit și canal invers, se referă la canalul de transmisie de date de viteză mică de la deserializator la serializator.