5CEFA5F23I7N Cyclone® VE Field Programmable Gate Array (FPGA) IC 240 5001216 77000 484-BGA
Atributele produsului
TIP | ILUSTRA |
categorie | Matrice de porți programabile în câmp (FPGA) |
producător | Intel |
serie | Cyclone® VE |
înfășura | tavă |
Starea produsului | Activ |
DigiKey este programabilă | nu e verificat |
Număr LAB/CLB | 29080 |
Numărul de elemente/unități logice | 77000 |
Numărul total de biți RAM | 5001216 |
I/O 數 | 240 |
Tensiune - Alimentare | 1,07V~1,13V |
Tip de instalare | Tip adeziv de suprafață |
Temperatura de Operare | -40°C ~ 100°C (TJ) |
Pachet/Carcasa | 484-BGA |
Încapsularea componentelor furnizorului | 484-FBGA (23x23) |
Numărul principal al produsului | 5CEFA5 |
Introducerea Produsului
Dispozitivele Cyclone® V sunt proiectate pentru a satisface simultan consumul de energie în scădere, costurile și cerințele de timp de lansare pe piață;și cerințele tot mai mari de lățime de bandă pentru aplicații cu volum mare și sensibile la costuri.Îmbunătățite cu transceiver integrate și controlere de memorie hard, dispozitivele Cyclone V sunt potrivite pentru aplicații din piețele industriale, fără fir și pe fir, militar și auto.
caracteristicile produsului
Tehnologie
- Tehnologia de proces de 28 nm de putere redusă (28LP) a TSMC
- Tensiune miez de 1,1 V
Ambalare
- Pachete Wirebond cu conținut scăzut de halogen
- Densități multiple de dispozitive cu amprente de pachet compatibile pentru o migrare fără întreruperi între diferite densități de dispozitiv
- Opțiuni conform RoHS și cu plumb
Țesătură FPGA de înaltă performanță
- ALM îmbunătățit cu 8 intrări cu patru registre
Blocuri de memorie internă
- M10K—blocuri de memorie de 10 kilobiți (Kb) cu cod soft de corectare a erorilor (ECC)
- Bloc de matrice logică de memorie (MLAB) — LUTRAM distribuită pe 640 de biți unde puteți utiliza până la 25% din ALM-uri ca memorie MLAB
Blocuri IP Hard încorporate
- Suport nativ pentru până la trei niveluri de precizie de procesare a semnalului (trei 9 x 9, două 18 x 18 sau un multiplicator 27 x 27) în același bloc DSP cu precizie variabilă
- Acumulator și cascadă pe 64 de biți
- Memorie de coeficient intern incorporata
- Predder/scăzător pentru o eficiență îmbunătățită
- DDR3, DDR2 și LPDDR2 cu suport ECC pe 16 și 32 de biți
- IP dur PCI Express* (PCIe*) Gen2 și Gen1 (x1, x2 sau x4) cu suport multifuncțional, punct final și port rădăcină
Configurare
- protecție amper—protecție completă a designului pentru a vă proteja investițiile valoroase în IP
- Caracteristici de securitate de proiectare standard avansate de criptare (AES) îmbunătățite
- CvP
- Reconfigurare dinamică a FPGA
- Opțiuni de configurare serial activ (AS) x1 și x4, serial pasiv (PS), JTAG și paralel pasiv rapid (FPP) x8 și x16
- Spălare internă (2)
- Reconfigurare parțială (3)
Scrie mesajul tău aici și trimite-l nouă